



## IMPLEMENTANDO MÁQUINAS DE ESTADOS SÍNCRONAS DO TIPO MOORE EM VHDL

## 1 REVISANDO A ESTRUTURA "PROCESS"

No experimento anterior vimos o elemento do VHDL chamado processo. A sintaxe do processo é:

```
label : process (sensitivity_list)
begin
    (sequential statements)
end process label;
```

Um processo é concorrente (isto é, ocorre ao mesmo tempo) de outras declarações (inclusive outros processos). Porém, dentro de um processo, as declarações são executadas *sequencialmente*. Um processo é executado apenas quando ocorre uma **mudança** em um dos elementos de sua lista de sensitividade (*sensitivity list*).

Podemos utilizar processos para implementar circuitos síncronos em VHDL. Por exemplo, um flip-flop tipo D, como o ilustrado na Figura 1, pode ser implementado utilizando a abordagem comportamental da maneira mostrada na Figura 2.



Figura 1 – Diagrama de blocos de um flip-flop D.

```
library IEEE;
 1
 2
      use IEEE.STD LOGIC 1164.ALL;
 3
 4
      entity flipflopD is
 5
        port (D, clock, preset, clear : in STD LOGIC;
 6
               Q, QN : out STD LOGIC);
 7
      end flipflopD;
 8
 9
      architecture flipflopD arch of flipflopD is
10
      begin
11
        dff: process (clock, preset, clear)
12
        begin
13
           if (clear = '0') then
14
             Q <= '0';
             QN <= '1';
15
           elsif (preset = '0') then
16
17
             Q <= '1';
             QN <= '0';
18
19
           elsif rising edge(clock) then
             Q <= D;
20
21
             QN <= not(D);
22
           end if;
23
        end process dff;
24
      end flipflopD arch;
```

Figura 2 – Código VHDL de um flip-flop D.





No código acima, a lista de sensitividade do processo dff (linha 11) tem três elementos: clock, preset e clear. Qualquer mudança em qualquer um desses elementos causará a execução do processo e, uma vez em execução, o processo é executado sempre sequencialmente. Ele primeiro verifica se a entrada clear está ativa (ou seja, em nível 0) e, em caso positivo, ele muda as saídas de acordo (linhas 13 a 15). Caso contrário, ele verifica se a entrada preset está ativa (em nível 0) e, em caso positivo, ele muda as saídas de acordo (linhas 16 a 18). Finalmente, caso a mudança ocorrida foi uma mudança de 0 para 1 na entrada clock (descrita pela função rising\_edge()), ele copia o valor de D para a saída Q (linhas 19 a 21).

A arquitetura mostrada acima ilustra bem como utilizar processos para implementar circuitos sequenciais. A forma usual de se escrever uma máquina de estados em VHDL é mostrada a seguir.

## 2 IMPLEMENTANDO MÁQUINAS DE ESTADOS SÍNCRONAS DO TIPO MOORE EM VHDL

Considere a máquina de estados síncrona do tipo Moore descrita pelo diagrama de estados mostrado na Figura 3.



Figura 3 – Diagrama de estados de uma máquina de estados síncrona do tipo Moore.

Note que a máquina acima tem como entrada a variável *X* e, como saída, a variável *Y*. Com base no diagrama de estados, podemos montar a tabela de estados e saída do circuito (Tabela 1).

| Estado<br>atual | Próximo<br>estado se<br>X = 0 | Próximo<br>estado se<br>X = 1 | saída<br>(Y) |
|-----------------|-------------------------------|-------------------------------|--------------|
| STinicio        | STinicio                      | ST01                          | 0            |
| ST01            | ST01                          | ST10                          | 0            |
| ST10            | ST10                          | STfim                         | 0            |
| STfim           | STfim                         | STinicio                      | 1            |

Tabela 1- Tabela de estados e saída

A implementação usual de máquinas de estados tem duas áreas bem definidas: lógica combinacional e registradores. Os registradores são responsáveis pela memória do circuito e a lógica combinacional decide a transição da memória e as saídas do circuito. Esse modelo é chamado de *register transfer logic*, ou RTL.

A máquina de estados descrita pelo diagrama da Figura 3 é implementada pelo código VHDL da Figura 4. Para entender essa arquitetura, precisamos de vários novos conceitos. Vamos discutir cada um deles a seguir.

Primeiramente, na linha 12, criamos um tipo especial de variável chamada *estado* (através do comando *type*) para guardar os estados da nossa máquina. Essa variável tem apenas quatro valores possíveis: (*STinicio*, *ST01*, *ST10* e *STfim*). Note que, a princípio, não se sabe como esses valores serão representados pelo sintetizador; apenas sabemos que são quatro valores distintos.





```
1
      library IEEE;
 2
      use IEEE.STD_LOGIC_1164.ALL;
 3
 4
      entity maquinaEstados is
 5
        port (X, clock : in STD_LOGIC;
 6
              Y : out STD LOGIC);
 7
      end maquinaEstados;
 8
9
      architecture maquinaEstados_arch of maquinaEstados is
10
11
        -- define um novo tipo chamado 'estado' com os quatro valores possíveis listados
        type estado is (STinicio, ST01, ST10, STfim);
12
13
14
        -- cria dois sinais do tipo 'estado': currentState (estado atual) e nextState (próximo estado)
        signal currentState, nextState : estado;
15
16
17
      begin
18
19
        -- processo síncrono (memória da máquina de estados)
20
        sync_proc: process(clock)
21
        begin
22
          if rising edge(clock) then
23
            currentState <= nextState;
          end if:
24
25
        end process sync proc;
26
        -- processo combinacional (lógica de saida e lógica de estado seguinte)
27
28
        comb proc: process(currentState, X)
29
        begin
          case currentState is
30
31
            when STinicio =>
32
              Y <= '0';
33
              if (X = '1') then
34
                nextState <= ST01;
35
               else
                nextState <= STinicio;
36
37
              end if;
38
            when ST01 =>
              Y <= '0';
39
              if (X = '1') then
40
41
                nextState <= ST10;
42
               else
43
                nextState <= ST01;
44
              end if;
            when ST10 =>
45
              Y <= '0';
46
              if (X = '1') then
47
48
                nextState <= STfim;
49
              else
50
                nextState <= ST10;
51
              end if:
            when STfim =>
52
53
              Y <= '1';
              if (X = '1') then
54
                nextState <= STinicio;
55
56
               else
57
                nextState <= STfim;
58
               end if;
59
            when others =>
60
              Y <= '0':
              nextState <= STinicio;
61
62
          end case;
63
        end process comb_proc;
64
      end maquinaEstados_arch;
65
```

Figura 4 – Implementação em VHDL, usando o modelo RTL, da máquina de estados síncrona do tipo Moore descrita pelo diagrama de estados mostrado na Figura 3.





Em seguida, criamos dois processos: *comb\_proc* e *sync\_proc* (respectivamente, combinacional e sequencial). O primeiro (linhas 20 a 25) gera a lógica de estado seguinte (*nextState*, no código), enquanto o segundo (linhas 28 a 63) trata de sincronizar esse estado com o estado atual (*currentState*, no código). Note que a lógica combinacional dentro de *comb\_proc* é realizada utilizando uma estrutura *case*: dependendo do estado atual, assinalamos valores ao próximo estado e às saídas. Note que, embora não seja possível "enxergar" o circuito pelo exemplo do código RTL, conseguimos ver claramente a separação em camadas, isto é, a lógica combinacional e a lógica dos registradores.

O circuito sintetizado tem a topologia mostrada na Figura 5. A <u>lógica de estado seguinte</u> é implementada pelo processo combinacional **comb\_proc** (linhas 28 a 63), o qual decide, a partir das entradas (*X*) e do estado atual (*currentState*) qual é o estado seguinte (*nextState*). Note que tanto o sinal *currentState* quanto o sinal *X* estão na lista de sensitividade do processo, o que indica que o processo é executado assim que uma mudança em um desses sinais ocorre. A <u>lógica de saída</u> também é implementada pelo processo combinacional **comb\_proc**, o qual decide, exclusivamente a partir do estado atual (*currentState*) qual é a saída do circuito (*Y*).



Figura 5 – Topologia genérica das máquinas de estados síncronas do tipo Moore.

Já a memória do circuito (um arranjo de registradores) é implementada pelo processo síncrono sync\_proc (linhas 20 a 25), o qual registra a mudança de estados, a partir dos sinais de clock (clock) e de estado seguinte (nextState). Porém, apenas o sinal clock está na lista de sensitividade do processo, isto é, uma mudança em nextState não acarreta uma mudança de estado. Quando clock muda de 0 para 1, o processo atualiza o estado atual (currentState) com o valor que estava no sinal que indicava o estado seguinte (nextState). Neste momento, se o valor de currentState for alterado, isso acarretará uma execução do processo comb\_proc, que pode mudar o valor de nextState. Porém, como nextState não está na lista de sensitividade do processo sync\_proc, isto não acarretará em uma mudança de estados.

O processo sequencial (*sync\_proc*) muda muito pouco entre diferentes máquinas de estados. A principal variação é a possível presença de entradas assíncronas (isto é, independentes do sinal de *clock*) de *clear* e *preset*, que podem ser implementadas como exemplificado na Figura 6. A principal mudança entre os códigos VHDL de uma máquina de estados para outra está mesmo no processo combinacional (*comb\_proc*), que pode ser facilmente descrito a partir do diagrama de estados ou da tabela de transição de estados da máquina.

```
sync_proc: process(clock,reset)
begin
  if (reset='1') then
    currentState <= STinicio;
  elsif rising_edge(clock) then
    currentState <= nextState;
  end if;
end process sync proc;</pre>
```

Figura 6 – Implementação alternativa da lógica dos registradores (processo síncrono sync\_proc), desta vez incluindo uma condição para reinicialização assíncrona da máquina de estados. Note que a variável reset foi incluída na lista de sensitividade do processo, de modo a garantir que a máquina de estados seja reinicializada mesmo que não ocorra uma transição no sinal de clock.